Implementación de un sistema de encriptado caótico de orden fraccionario en FPGA.

Cortés Preciado, Alfredo Daniel (2016) Implementación de un sistema de encriptado caótico de orden fraccionario en FPGA. Maestría thesis, Universidad Autónoma de Nuevo León.

[img]
Vista previa
Texto
1080237884.pdf - Versión Aceptada
Available under License Creative Commons Attribution Non-commercial No Derivatives.

Download (14MB) | Vista previa

Resumen

Este traba jo de investiga ión trata sobre implementar un sistema de en riptado mediante una tarjeta FPGA para la transmisión de informa ión de forma segura, utilizando la sin roniza ión maestro - es lavo, aprove hando el an ho de banda que ofre en los os iladores aóti os de orden fra ionario, para ha er un en riptado e iente. Las simula iones on los os iladores aóti os de orden fra ionario son aproxima iones de sistemas en tiempo ontinuo aunque sean modeladas por e ua iones en diferen ias produ iendo una dinámi a aóti a. Se des riben del ampo de estudio de las redes omplejas, las dos on gura iones, y las simula iones se realizan utilizando la on gura ión bidire ional y la topología implementada es la de mundo pequeño. El algoritmo de mundo pequeño que se utiliza es el de Newman-Watts (NW)

Tipo de elemento: Tesis (Maestría)
Información adicional: Maestría en Ciencias de la Ingeniería Eléctrica
Divisiones: Ingeniería Mecánica y Eléctrica
Usuario depositante: Lic. Josimar Pulido
Creadores:
CreadorEmailORCID
Cortés Preciado, Alfredo DanielNO ESPECIFICADONO ESPECIFICADO
Fecha del depósito: 18 Jun 2019 15:51
Última modificación: 15 Ene 2020 20:23
URI: http://eprints.uanl.mx/id/eprint/15768

Actions (login required)

Ver elemento Ver elemento

Downloads

Downloads per month over past year